广告合作
  • 今日头条

    今日头条

  • 百度一下

    百度一下,你就知道

  • 新浪网

    新浪网 - 提供新闻线索,重大新闻爆料

  • 搜狐

    搜狐

  • 豆瓣

    豆瓣

  • 百度贴吧

    百度贴吧——全球领先的中文社区

  • 首页 尚未审核订阅工具 订阅

    Altium Designer 覆铜与导线或过孔的间距设置

    来源:网络收集  点击:  时间:2024-04-01
    【导读】:
    每次在给PCB覆铜时,经常发现覆铜和导线以及过孔的间距很难调。最后在高人指点下找到一个好方法,分享给大家!!工具/原料morenbsp;Altium Designer方法/步骤1/5分步阅读

    1.先打开一个PCB文件,在PCB工程界面:设计-规则-electrical-clearance-选中右键-新规则-左键点中新规则

    2/5

    2.右边出现设置框-在上面的“wherethefirstobjectmatches”框下面的高级旁边,点“询问构建器”

    3/5

    3.-左边的“条件类型/操作员”点中出现的下拉框选择“objectkindis”,

    在右边的“条件值”选择“poly”然后确定

    4/5

    4.设置框右边出现“Ispolygon”,将其改为“Inpolygon”,即第二个字母s改为n

    5/5

    5.这时就可以更改最底下的“约束”里面“最小间隔”的值!

    注意:种方法改的最小间距只是覆铜与导线或过孔的间距,如果直接改默认Clearance会连引脚和导线的间距也改掉,导致部分和引脚靠的近的导线报错。

    altium导线
    本文关键词:

    版权声明:

    1、本文系转载,版权归原作者所有,旨在传递信息,不代表看本站的观点和立场。

    2、本站仅提供信息发布平台,不承担相关法律责任。

    3、若侵犯您的版权或隐私,请联系本站管理员删除。

    4、文章链接:http://www.1haoku.cn/art_391323.html

    相关资讯

    ©2019-2020 http://www.1haoku.cn/ 国ICP备20009186号05-05 13:29:54  耗时:0.025
    0.0255s